2.22 Организация кодового разделения обратных каналов
в ССПО CDMA
1.Сверточный кодер с кодовой
скоростью R=1/3 добавляет избыточность.
После осуществления кодирования скорость в канале возрастает в 3 раза.
2.Устройство повторения
осуществляет выравнивание скоростей, поток данных с максимальной скоростью
(28.8 Кб/с) проходит повторитель без изменений, а скорость потока с более
низкими значениями увеличивается за счет посимвольного повторения. Основной
целью выравнивания является снижение уровня внутрисистемных помех,
обусловленных эффектом многолучевости или сигналами соседних БС.
3.Перемежитель осуществляет
чередование всех символов в канале трафика. Для этого используется блоковый
перемежитель (решетка из 32 строк и N=18 столбцов куда символы информационного сигнала записываются
по стокам, на выходе считываются по столбцам). В результате 2 соседних символа
на выходе б. разнесены
на N символов. «Глубина перемежения» - макс. разнос по
времени, определяется как: d=T*N, T- длительность символа.
4. Ортогональный модулятор
осуществляет дополнительное помехоустойчивое кодирование
используя функцию Уолша. Поток символов на входе разбивают на пакеты по 6 символов. Каждый
пакет определяет число от 0 до 63. На выходе ортогонального модулятора каждому
пакету (6-ти разрядному двоичному числу) ставится в соответствие одна из 64
функций Уолша. В итоге скорость информационного потока на выходе будет
(64\6)*28,8=307,2 Кбит\с . Энергетический выигрыш от
использования дополнительного кодирования
равен 4.8 дБ.
5. Рандомизатор снижает
уровень внутрисистемных помех в обратном канале за счет учета речевой
активности абонента.
6. Операция скремблирование
длинным кодом (М-последовательность, длиной ), маской которого служит электронный серийный номер абонента
(ESN).
5. Данные в канале трафика
мультиплексируются с битами контроля мощности. Т.к. скорость данных - 19,2
кбит/с, а частота PCB битов 800 Гц (800бит/с) , то замене подлежит один из 24 символов инф-ой последовательности.
Точное положение бита регулировки мощности в 384-м битовом кадре определяется псевдослучайным
образом. Указателем места размещения бита является десятизначное значение
первых 4 значимых битов с выходов дециматора.
6. Преобразователь
осуществляет перевод значений символов
0,1 в двухполярные : +1,-1
7.Далее информационный
поток поступает на вход QPSK модулятора, где происходит расширение спектра.